Imprimir página
A imagem é meramente ilustrativa. Consulte a descrição do produto.
FabricanteMICRON
Nº da peça do fabricanteMT41K128M16JT-125 AAT:K
Código Newark80AH8012
Seu número de peça
Ficha técnica
68 Em Estoque
Precisa de mais?
Envio no mesmo dia
Faça o pedido antes das 21h (EST) para envio convencional
Disponível conforme quantidade indicadaPara solicitar uma quantidade maior do que a exibida no inventário, entre em contato com o departamento de vendas
| Quantidade | Preço |
|---|---|
| 1+ | $ 12.940 |
| 10+ | $ 12.050 |
| 25+ | $ 11.680 |
| 50+ | $ 11.400 |
| 100+ | $ 11.120 |
| 250+ | $ 10.770 |
| 500+ | $ 10.490 |
Unidades por pacoteEach
Mínimo: 1
Vários: 1
$ 12.94
Observação da linha
Adicionado a sua Confirmação de Pedido, Fatura, e Nota de envio apenas para esse pedido.
Informação do produto
FabricanteMICRON
Nº da peça do fabricanteMT41K128M16JT-125 AAT:K
Código Newark80AH8012
Ficha técnica
DRAM TypeDDR3L
Memory Density2Gbit
DRAM Density2Gbit
DRAM Memory Configuration128M x 16bit
Memory Configuration128M x 16bit
Clock Frequency Max800MHz
Clock Frequency800MHz
IC Case / PackageFBGA
Memory Case StyleFBGA
No. of Pins96Pins
Supply Voltage Nom1.35V
IC MountingSurface Mount
Access Time1.25ns
Operating Temperature Min-40°C
Operating Temperature Max105°C
Product Range-
SVHCNo SVHC (17-Jan-2023)
Descrição geral do produto
MT41K128M16JT-125 AAT:K is an automotive DDR3 SDRAM. It uses a double data rate architecture to achieve high-speed operation. The double data rate architecture is an 8n-prefetch architecture with an interface designed to transfer two data words per clock cycle at the I/O pins. A single READ or WRITE operation for the DDR3 SDRAM consists of a single 8n-bit-wide, four-clock-cycle data transfer at the internal DRAM core and eight corresponding n-bit-wide, one half-clock-cycle data transfers at the I/O pins.
- 128Meg x 16 configuration
- Operating supply voltage is 1.283V to 1.45V
- Packaging style is 96-ball 8mm x 14mm FBGA
- Timing (cycle time) is 1.25ns at CL = 11 (DDR3-1600)
- Automotive operating temperature range from -40°C to +105°C
- Data rate is 1600MT/s, differential bidirectional data strobe
- 8n-bit prefetch architecture, differential clock inputs (CK, CK#)
- Programmable CAS (READ) latency (CL), programmable posted CAS additive latency (AL)
- Self refresh temperature (SRT), automatic self refresh (ASR)
- Multipurpose register, output driver calibration, self refresh mode
Especificações Técnicas
DRAM Type
DDR3L
DRAM Density
2Gbit
Memory Configuration
128M x 16bit
Clock Frequency
800MHz
Memory Case Style
FBGA
Supply Voltage Nom
1.35V
Access Time
1.25ns
Operating Temperature Max
105°C
SVHC
No SVHC (17-Jan-2023)
Memory Density
2Gbit
DRAM Memory Configuration
128M x 16bit
Clock Frequency Max
800MHz
IC Case / Package
FBGA
No. of Pins
96Pins
IC Mounting
Surface Mount
Operating Temperature Min
-40°C
Product Range
-
Documentação técnica (1)
Legislação e Ambiente
US ECCN:EAR99
EU ECCN:Unknown
Conformidade RoHS:Sim
RoHS
Ftalatos compatíveis com RoHS:Sim
RoHS
SVHC (substâncias que suscitam elevada preocupação):No SVHC (17-Jan-2023)
Baixar o certificado de conformidade do produto
Certificado de conformidade do produto