Imprimir página
La imagen solo tiene fines ilustrativos. Consulte la descripción del producto.
FabricanteMICRON
No. Parte FabricanteMT53E1G16D1ZW-046 AIT:C
No. Parte Newark67AK2484
Hoja de datos técnicos
195 En Inventario
¿Necesita más?
Envío el mismo día
Haga el pedido antes de las 9 p.m., hora estándar del este, para un envío normal
| Cantidad | Precio |
|---|---|
| 1+ | $110.800 |
| 5+ | $106.580 |
| 10+ | $102.370 |
| 25+ | $99.040 |
| 50+ | $95.890 |
| 100+ | $91.960 |
Precio para:Cada
Mínimo: 1
Múltiple: 1
$110.80
nota de línea
Se han añadido a la confirmación de pedido, la factura y el albarán solo para este pedido.
Este número se añadirá a la confirmación del pedido, la factura, el albarán, el e-mail de confirmación del pedido y la etiqueta del producto.
Información del producto
FabricanteMICRON
No. Parte FabricanteMT53E1G16D1ZW-046 AIT:C
No. Parte Newark67AK2484
Hoja de datos técnicos
Tipo de DRAMLPDDR4
Densidad de Memoria16
Configuración de Memoria1G x 16bit
Frecuencia Max de Reloj2.133
Estuche / Paquete CITFBGA
No. de Pines200Pines
Tensión de Alimentación Nom.-
IC, MontajeSurface Mount
Temperatura de Trabajo Mín.-40
Temperatura de Trabajo Máx.95
Rango de Producto-
Nivel de Sensibilidad a la Humedad (MSL)MSL 3 - 168 hours
Sustancia Extremadamente Preocupante (SVHC)No SVHC (17-Dec-2015)
Resumen del producto
La MT53E1G16D1ZW-046 AIT:C es una SDRAM LPDDR4 móvil. La SDRAM DDR4 móvil de bajo consumo es un dispositivo de memoria de acceso aleatorio dinámico CMOS de alta velocidad. Este dispositivo está configurado internamente con 1 canal × 16 E/S y tiene 8 bancos.
- Arquitectura DDR prefetch 16n, 8 bancos internos por canal para operación simultánea
- Entrada CMD/ADR de velocidad de datos única, luz estroboscópica de datos bidireccional/diferencial por carril de byte
- Latencia de LECTURA y ESCRITURA programables (RL/WL), longitudes de ráfaga programables y sobre la marcha (BL=16, 32)
- Actualización dirigida por banco para operaciones bancarias simultáneas y facilidad de programación de comandos
- Sensor de temperatura en chip para controlar la frecuencia de actualización automática
- Actualización automática de matriz parcial (PASR), potencia de salida seleccionable (DS), capacidad de parada de reloj
- Densidad total de 2GB (16Gb), velocidad de datos de 4266Mb/s por pin
- Voltaje de funcionamiento 1.10V VDD2 / 0.60V VDDQ o 1.10V VDDQ
- Paquete TFBGA de 200 bolas, con certificación automotriz AEC-Q100
- Temperatura de operación de -40°C a +95°C
Especificaciones técnicas
Tipo de DRAM
LPDDR4
Configuración de Memoria
1G x 16bit
Estuche / Paquete CI
TFBGA
Tensión de Alimentación Nom.
-
Temperatura de Trabajo Mín.
-40
Rango de Producto
-
Sustancia Extremadamente Preocupante (SVHC)
No SVHC (17-Dec-2015)
Densidad de Memoria
16
Frecuencia Max de Reloj
2.133
No. de Pines
200Pines
IC, Montaje
Surface Mount
Temperatura de Trabajo Máx.
95
Nivel de Sensibilidad a la Humedad (MSL)
MSL 3 - 168 hours
Documentos técnicos (2)
Legislación y medioambiente
US ECCN:EAR99
EU ECCN:Unknown
Conforme a RoHS:Sí
RoHS
Cumplimiento de ftalatos con respecto a la restricción de sustancias peligrosas (RoHS):Sí
RoHS
Valor de sustancia extremadamente preocupante:No SVHC (17-Dec-2015)
Descargue el certificado de cumplimiento del producto
Certificado de conformidad del producto