Imprimir página
La imagen solo tiene fines ilustrativos. Consulte la descripción del producto.
FabricanteMICRON
No. Parte FabricanteMT53E1G32D2FW-046 IT:B
No. Parte Newark25AK7956
Hoja de datos técnicos
Disponible para pedido
Avísenme cuando vuelva a estar en stock
| Cantidad | Precio |
|---|---|
| 1+ | $60.650 |
| 5+ | $58.320 |
| 10+ | $56.410 |
| 25+ | $55.470 |
| 50+ | $54.420 |
| 100+ | $53.790 |
Precio para:Cada
Mínimo: 1
Múltiple: 1
$60.65
nota de línea
Se han añadido a la confirmación de pedido, la factura y el albarán solo para este pedido.
Este número se añadirá a la confirmación del pedido, la factura, el albarán, el e-mail de confirmación del pedido y la etiqueta del producto.
Información del producto
FabricanteMICRON
No. Parte FabricanteMT53E1G32D2FW-046 IT:B
No. Parte Newark25AK7956
Hoja de datos técnicos
Tipo de DRAMLPDDR4 Móvil
Densidad de Memoria32
Densidad de DRAM32Gbit
Configuración de Memoria1G x 32bit
Configuración Memoria DRAM1G x 32bit
Frecuencia de Reloj2.133GHz
Frecuencia Max de Reloj2.133
Memoria, TipoTFBGA
Estuche / Paquete CITFBGA
No. de Pines200Pines
Tensión de Alimentación Nom.1.1
IC, MontajeSurface Mount
Tiempo de Acceso468ps
Temperatura de Trabajo Mín.-40
Temperatura de Trabajo Máx.95
Rango de Producto-
Nivel de Sensibilidad a la Humedad (MSL)MSL 3 - 168 hours
Sustancia Extremadamente Preocupante (SVHC)No SVHC (17-Dec-2015)
Resumen del producto
MT53E1G32D2 is a 32Gb mobile low-power DDR4 SDRAM with low VDDQ (LPDDR4X) high-speed, CMOS dynamic random-access memory device. This device is internally configured with 2 channels or 1 channel ×16 I/O, each channel having 8-banks.
- 16n prefetch DDR architecture, 8 internal banks per channel for concurrent operation
- Single-data-rate CMD/ADR entry, bidirectional/differential data strobe per byte lane
- Programmable READ and WRITE latencies (RL/WL), programmable VSS (ODT) termination
- Directed per-bank refresh for concurrent bank operation and ease of command scheduling
- On-chip temperature sensor to control self refresh rate, partial-array self refresh (PASR)
- Selectable output drive strength (DS), clock-stop capability, single-ended CK and DQS support
- 1.10V VDD2 / 0.60V VDDQ or 1.10V VDDQ operating voltage
- 1 Gig x 32 configuration, LPDDR4, 2 die addressing
- 200-ball TFBGA (Ø0.40 SMD) package, 468ps cycle time
- Operating temperature rating range from -40°C to +95°C
Especificaciones técnicas
Tipo de DRAM
LPDDR4 Móvil
Densidad de DRAM
32Gbit
Configuración Memoria DRAM
1G x 32bit
Frecuencia Max de Reloj
2.133
Estuche / Paquete CI
TFBGA
Tensión de Alimentación Nom.
1.1
Tiempo de Acceso
468ps
Temperatura de Trabajo Máx.
95
Nivel de Sensibilidad a la Humedad (MSL)
MSL 3 - 168 hours
Densidad de Memoria
32
Configuración de Memoria
1G x 32bit
Frecuencia de Reloj
2.133GHz
Memoria, Tipo
TFBGA
No. de Pines
200Pines
IC, Montaje
Surface Mount
Temperatura de Trabajo Mín.
-40
Rango de Producto
-
Sustancia Extremadamente Preocupante (SVHC)
No SVHC (17-Dec-2015)
Documentos técnicos (1)
Legislación y medioambiente
US ECCN:Unknown
EU ECCN:Unknown
Conforme a RoHS:Sí
RoHS
Cumplimiento de ftalatos con respecto a la restricción de sustancias peligrosas (RoHS):Sí
RoHS
Valor de sustancia extremadamente preocupante:No SVHC (17-Dec-2015)
Descargue el certificado de cumplimiento del producto
Certificado de conformidad del producto