MC100EPT21DTR2G

Voltage Level Translator, 2 Input, 1.4 ns, 3 V to 3.6 V, TSSOP-8

Data e lote

A imagem é meramente ilustrativa. Consulte a descrição do produto.
ONSEMI MC100EPT21DTR2G
FabricanteONSEMI
Nº da peça do fabricanteMC100EPT21DTR2G
Código Newark81Y6529
Ficha técnica
Ver todos os documentos técnicos
Opções de embalagem
3,220 Em Estoque

Precisa de mais?

Entrega em 2-4 Dias Úteis(UK estoque)
Faça o pedido antes das 21h (EST) para envio convencional
QuantidadePreço
1+$ 10.210
10+$ 7.970
25+$ 7.420
50+$ 7.170
100+$ 6.910
250+$ 6.680
500+$ 6.440
1000+$ 6.210
Unidades por pacoteEach (Supplied on Cut Tape)
Mínimo: 1
Vários: 1
$ 10.21
Observação da linha
Adicionado a sua Confirmação de Pedido, Fatura, e Nota de envio apenas para esse pedido.
Esse número será adicionado à Confirmação do Pedido, Fatura, à Nota de envio, ao E-mail de confirmação pela Web e à Etiqueta do Produto.

Informação do produto

FabricanteONSEMI
Nº da peça do fabricanteMC100EPT21DTR2G
Código Newark81Y6529
Ficha técnica
No. of Inputs2Inputs
Output Current-
Propagation Delay1.4ns
No. of Pins8Pins
Logic Case StyleTSSOP
IC Case / PackageTSSOP
Supply Voltage Min3V
Supply Voltage Max3.6V
Operating Temperature Min-40°C
Operating Temperature Max85°C
Logic TypeLevel Translator
Qualification-
Product Range-
Automotive Qualification Standard-
SVHCNo SVHC (27-Jun-2024)

Descrição geral do produto

The MC100EPT21DTR2G is a 3.3V differential LVPECL/LVDS/CML to LVTTL/LVCMOS translator in 8 pin TSSOP package. Because LVPECL (positive ECL), LVDS, positive CML input levels and LVTTL/LVCMOS output levels are used, only +3.3 V and ground are required. The small outline 8 lead SOIC package makes MC100EPT21DTR2G ideal for applications which require the translation of a clock or data signal. The VBB output allows this device to be cap coupled in either single ended or differential input mode. VBB output is tied to D input and D is driven for a non inverting buffer or VBB output is tied to the D input and D is driven for an inverting buffer when single ended cap coupled. VBB output is connected through a resistor to each input pin when cap coupled differentially. If used the VBB pin should be bypassed to VCC via a 0.01µF capacitor. It is used in precision clock translation applications.

  • 1.4ns typical propagation delay
  • Maximum frequency of 350MHz at TA = 25°C
  • LVPECL/LVDS/CML inputs, LVTTL/LVCMOS outputs
  • 24mA TTL outputs
  • Operating range (VCC) from 3V to 3.6V with GND = 0V
  • Temperature compensation and VBB output
  • Power supply current of 17mA (outputs set to HIGH) and 21mA (outputs set to LOW)
  • Duty cycle skew of 50% and part to part skew of 500ps at TA = 25°C
  • Output rise/fall times (0.8V to 2V) of 600ps
  • Operating temperature range from -40°C to +85°C

Especificações Técnicas

No. of Inputs

2Inputs

Propagation Delay

1.4ns

Logic Case Style

TSSOP

Supply Voltage Min

3V

Operating Temperature Min

-40°C

Logic Type

Level Translator

Product Range

-

MSL

MSL 3 - 168 hours

Output Current

-

No. of Pins

8Pins

IC Case / Package

TSSOP

Supply Voltage Max

3.6V

Operating Temperature Max

85°C

Qualification

-

Automotive Qualification Standard

-

SVHC

No SVHC (27-Jun-2024)

Alternativas para MC100EPT21DTR2G

2 produtos encontrados

Produtos associados

2 produtos encontrados

Legislação e Ambiente

US ECCN:EAR99
EU ECCN:Unknown
Conformidade RoHS:Sim

RoHS

Ftalatos compatíveis com RoHS:Sim

RoHS

SVHC (substâncias que suscitam elevada preocupação):No SVHC (27-Jun-2024)
Baixar o certificado de conformidade do produto

Certificado de conformidade do produto

Rastreabilidade de produtos

Data e lote